Manuale completo di VLSI con diagrammi e grafici
L'app è un manuale completo di VLSI con diagrammi e grafici. Fa parte dell'istruzione di ingegneria elettronica e delle comunicazioni che porta argomenti importanti, note, notizie e blog sull'argomento. Scarica l'app come guida di riferimento rapido e ebook su questo argomento di ingegneria elettronica e delle comunicazioni.
L'app copre più di 90 argomenti di VLSI Design in dettaglio. Questi argomenti sono divisi in 5 unità.
Puoi facilmente passare e superare gli esami o le interviste, l'app fornisce una revisione rapida e un riferimento agli argomenti come una scheda flash dettagliata.
Ogni argomento è completo di diagrammi, equazioni e altre forme di rappresentazioni grafiche per una facile comprensione. Alcuni argomenti trattati in questa applicazione sono:
1. Memorie a semiconduttore: Introduzione e tipi
2. Memoria di sola lettura (ROM)
3. Tre celle DRAM a transistor
4. Una cella DRAM a transistor
5. Memoria flash
6. Circuiti logici CMOS a bassa potenza: Introduzione
7. Progettazione di inverter CMOS
8. Inverter MOS: introduzione alle caratteristiche di commutazione
9. Tecniche basate su scansione
10. Tecniche di autotest incorporate (BIST)
11. Prospettive storiche del VLSI Design: la legge di Moore
12. Classificazione dei tipi di circuiti digitali CMOS
13. Esempio di disegno di un circuito
14. Metodologie di progettazione VLSI
15. Flusso di progettazione VLSI
16. Progettazione gerarchia
17. Concetto di regolarità, modularità e località
18. Fabbricazione di CMOS
19. Flusso del processo di fabbricazione: passaggi di base
20. Realizzazione del transistor nMOS
21. Fabbricazione di CMOS: processo p-well
22. Fabbricazione di CMOS: processo n-well
23. Fabbricazione di CMOS: processo a doppia vasca
24. Schemi stilizzati e design della maschera
25. Transistor MOS: struttura fisica
26. Il sistema MOS sotto polarizzazione esterna
27. Struttura e funzionamento del MOSFET
28. La tensione di soglia
29. Caratteristiche della tensione di corrente del MOSFET
30. Dimensionamento del Mosfet
31. Effetti del ridimensionamento
32. Piccoli effetti geometrici
33. Capacità del MOS
34. Inverter MOS
35. Caratteristiche di trasferimento di tensione (VTC) dell'inverter MOS
36. Inverter con carico MOSFET di tipo n
37. Inverter di carico resistivo
38. Progettazione di inverter a carico di svuotamento
39. Inverter CMOS
40. Definizioni del tempo di ritardo
41. Calcolo dei tempi di ritardo
42. Progetto inverter con vincoli di ritardo: esempio
43. Combinational MOS Logic Circuits: introduzione
44. Circuiti MOS Logic con esaurimento Carichi nMOS: porta NOR a due ingressi
45. Circuiti MOS Logic con esaurimento Carichi nMOS: struttura NOR generalizzata con più ingressi
46. Circuiti MOS Logic con esaurimento Carichi nMOS: analisi transitoria del gate NOR
47. Circuiti MOS Logic con esaurimento Carichi nMOS: porta NAND a due ingressi
48. Circuiti MOS Logic con esaurimento Carichi nMOS: struttura NAND generalizzata con più ingressi
49. Circuiti MOS Logic con carico nMOS di esaurimento: analisi transitoria del gate NAND
50. Circuiti logici CMOS: porta NOR2 (due ingressi NOR)
51. Porta CMOS NAND2 (due ingressi NAND)
52. Layout di semplici porte logiche CMOS
53. Circuiti logici complessi
54. Logiche CMOS complesse
55. Layout di porte logiche CMOS complesse
56. Porte AOI e OAI
57. Porte Pseudo-nMOS
58. Circuito Full-Adder CMOS e trasduttore sommatore carry
59. Porte di trasmissione CMOS (porte passate)
60. Complementary Pass-Transistor Logic (CPL)
61. Circuiti logici MOS sequenziali: Introduzione
62. Comportamento degli elementi bistabili
63. Il circuito SR Latch
64. Latch SR con clock
65. Chiavistello JK a orologio
66. Flip-flop Master-Slave
67. Flip-Flop CMOS D-Latch e Edge-Triggered
68. Circuiti logici dinamici: introduzione
69. Principi di base dei circuiti a transistor di passaggio
Tutti gli argomenti non sono elencati a causa dei limiti di caratteri impostati dal Play Store.